论文无忧网提供:计算机毕业论文范文|计算机毕业设计|计算机毕业论文
栏目导航 ASP Java Web .NET VB6.0 JAVA VC VF DELPHI PB 计算机网络 计算机科学与技术 PHP 安卓APP 其他 C# 代写论文
当前位置: > 计算机 > 计算机科学与技术 >

篮球计分显示系统

目录

引言... 1

http://www.paper51.com

一、明确待设计系统的功能要求... 1 内容来自www.paper51.com

1.1 要实现的功能要求... 1

http://www.paper51.com

1.2 明确系统的逻辑功能... 1

内容来自论文无忧网 www.paper51.com

1.3 拟定数字系统的总体方案... 1

内容来自www.paper51.com

二、所使用的主要元件... 1

内容来自论文无忧网 www.paper51.com

2.1触发器... 1

copyright paper51.com

2.2 显示译码器... 1

内容来自论文无忧网 www.paper51.com

2.3 74LS161芯片... 2 内容来自论文无忧网 www.paper51.com

2.4 74LS192芯片... 2 copyright paper51.com

三、实验原理... 3

http://www.paper51.com

3.1 集成系统的工作原理... 3

内容来自论文无忧网 www.paper51.com

3.2 实验原理电路图... 4

http://www.paper51.com

3.3工作时的逻辑状态分析... 5 内容来自论文无忧网 www.paper51.com

3.4显示系统的使用说明... 5

内容来自论文无忧网 www.paper51.com

四、数字电路设计中应注意的问题... 5 paper51.com

五、总结... 5

paper51.com

paper51.com

参考文献

copyright paper51.com

致谢 copyright paper51.com

引言

paper51.com

随着体育活动越来越多的受到人们的重视,篮球比赛也被很多青少年所喜爱。我本人也参加过学校组织的班级间的篮球比赛,而学校平时大量的教学、训练和一般性比赛仍然只能使用非常简易的手翻牌,十分的不方便。而且大多由于比分牌笨重,不易移动,我们开发的这个篮球比赛计时计分器,具有造价低廉、移动方便灵活,使用也方便,计分准确,流动性强等优点,非常适合于学校的篮球比赛等对于计分要求比较快捷和方便的地方。在本文中将结合所学数字逻辑的基础,实现一个简单的篮球记分系统的制作。 copyright paper51.com

按照逻辑功能的不同,数字电路可以分成两大类:组合逻辑电路和时序逻辑电路。所谓组合电路,是指在任何时刻输出信号仅取决于该时刻的输入信号,而与先前的状态无关。所谓时序电路,是指该电路的输出状态不仅与输入有关,而且还与电路原先的状态有关。在实际应用中,自动控制系统就是根据各种输入信号的变量来进行识别、取样用以决定控制系数的输出状态。大多数控制系统是由组合逻辑电路与时序逻辑电路共同组成的数字电路系统。 paper51.com

一、明确待设计系统的功能要求

内容来自www.paper51.com

1.1 要实现的功能要求

内容来自论文无忧网 www.paper51.com

1、按照功能要求可以给出计分器的大概电路原理图。

内容来自www.paper51.com

2、根据计分要求每方分数为三位,从000顺计直999,并附加有倒计分功能,从999至000,有加减分开关控制。

http://www.paper51.com

3、根据篮球比赛的实际情况,有得1分、2分和3分的情况,还有减分的情况,电路要具有加、减分及显示功能。 http://www.paper51.com

4、要使用方便,可以任意移动,轻巧易携带,经济实惠,数字化电路以及先进的低能耗显示元件,使得该产品的耗电量教底,更加提高了该产品的经济实用性

内容来自www.paper51.com

1.2 明确系统的逻辑功能

copyright paper51.com

1、清零功能,清除在比赛开始前各显示器上的所有信号; 内容来自论文无忧网 www.paper51.com

2、加2分还是加3分我们通过改变计数器74LS161的预置数来实现,加1分时我们则采用脉冲来控制。 http://www.paper51.com

3、计数,就是统计脉冲的个数,计数器就是实现“计数”操作的时序逻辑电路。 

内容来自www.paper51.com

1.3 拟定数字系统的总体方案 内容来自论文无忧网 www.paper51.com

将组合逻辑电路和时序逻辑电路相结合,将时钟脉冲加至触发器CP端,我们通过对74LS161设置预置数来控制输出的脉冲个数,再通过74LS192把脉冲个数累加或者累减,最后用显示译码器把分数显示出来。 内容来自www.paper51.com

------分隔线----------------------------
联系方式